幫助中心 | 我的帳號 | 關於我們

EDA技術與實踐教程

  • 作者:編者:宋烈武
  • 出版社:化學工業
  • ISBN:9787122334763
  • 出版日期:2019/03/01
  • 裝幀:平裝
  • 頁數:229
人民幣:RMB 38 元      售價:
放入購物車
加入收藏夾

內容大鋼
    宋烈武編著的《EDA技術與實踐教程》提供了參考授課計劃及自學建議,方便教師授課和學生自學。全書整體分為基礎篇、實戰篇兩部分,兩者相輔相成、有機融合。
    本書主要介紹FPGA/CPLD的結構與工作原理、配置與編程,QuartusⅡ設計流程,硬體描述語言VHDL的語法概要並給出了常用單元電路的設計。書中結合大量的實例進行講解,使讀者可以很容易從模仿中快速學會用VHDL設計電路,並應用EDA技術解決中、小規模的系統設計問題。
    本書可作為高職院校電子類、通信類及電腦類等相關專業二年級及以上學生的教材,也可作為電子技術工程技術人員的參考用書。

作者介紹
編者:宋烈武

目錄
第1篇  EDA技術基礎
  第1章  概述
    1.1  EDA技術的含義
    1.2  EDA技術典型應用
    1.3  EDA技術的主要內容
    1.4  EDA技術的特點及發展趨勢
    1.5  如何學習EDA技術
  第2章  可編程邏輯器件
    2.1  概述
      2.1.1  可編程邏輯器件的發展歷程
      2.1.2  簡單可編程邏輯器件的基本結構
      2.1.3  可編程邏輯器件的主要分類
    2.2  大規模可編程邏輯器件
      2.2.1  FPGA的結構與工作原理
      2.2.2  CPLD的結構與工作原理
      2.2.3  其他類型的FPGA和CPLD
      2.2.4  Altera成熟器件及命名規則
      2.2.5  FPGA和CPLD器件選擇
      2.2.6  Altera配置晶元簡介
    2.3  Altera新型系列器件簡介
      2.3.1  Stratix系列高端FPGA簡介
      2.3.2  Arria系列中端FPGA簡介
      2.3.3  Cyclone系列低端FPGA簡介
      2.3.4  MAXⅡ系列低成本CPLD簡介
      2.3.5  HardCopy ASIC系列簡介
    2.4  FPGA/CPLD器件的配置與編程
      2.4.1  下載電纜
      2.4.2  配置與編程模式
      2.4.3  配置方式
  第3章  QuartusⅡ設計基礎
    3.1  概述
    3.2  QuartusⅡ的安裝與授權
      3.2.1  系統要求
      3.2.2  QuartusⅡ的安裝
      3.2.3  QuartusⅡ的授權
    3.3  QuartusⅡ設計流程
      3.3.1  設計輸入
      3.3.2  設計實現
      3.3.3  編程下載
      3.3.4  設計驗證
    3.4  QuartusⅡ設計實例
      3.4.1  輸入設計與編譯
      3.4.2  模擬及時序分析
      3.4.3  下載實現及硬體測試
      3.4.4  可參數化宏模塊的調用
      3.4.5  Dsp Builder的應用
      3.4.6  設計一個簡單的CPU系統
  第4章  硬體描述語言VHDL語法概要
    4.1  概述
      4.1.1  VHDL的特點

      4.1.2  學習VHDL的注意事項
    4.2  VHDL程序基本結構
      4.2.1  庫
      4.2.2  實體
      4.2.3  結構體
    4.3  VHDL語言要素
      4.3.1  文字規則
      4.3.2  數據對象
      4.3.3  數據類型
      4.3.4  類型轉換
      4.3.5  運算操作符
      4.3.6  屬性
    4.4  VHDL的基本描述語句
      4.4.1  順序語句
      4.4.2  並行語句
      4.4.3  其他語句
    4.5  子程序、程序包和配置
      4.5.1  子程序
      4.5.2  程序包
      4.5.3  配置
  第5章  常用模塊電路的VHDL設計
    5.1  常用組合邏輯電路的設計
      5.1.1  七段解碼器
      5.1.2  優先編碼器
      5.1.3  多路選擇器
      5.1.4  求補器
      5.1.5  三態門及匯流排緩衝器
    5.2  時序邏輯電路的設計
      5.2.1  觸發器的設計
      5.2.2  移位寄存器的設計
      5.2.3  計數器的設計
    5.3  狀態機的設計
      5.3.1  摩爾狀態機的設計
      5.3.2  米里狀態機的設計
    5.4  存儲器的設計
      5.4.1  只讀存儲器的設計
      5.4.2  隨機存儲器的設計
      5.4.3  堆棧的設計
第2篇  實戰訓練
  第6章  基礎訓練
    6.1  一位全加器原理圖輸入設計
    6.2  解碼顯示電路的設計
    6.3  含非同步清零和同步時鐘使能的4位十進位加法計數器的設計
    6.4  數控分頻器的設計
    6.5  用狀態機實現序列檢測器的設計
    6.6  簡易正弦信號發送器的設計
  第7章  綜合訓練
    7.1  鍵盤輸入電路的設計
    7.2  動態輸出4位十進位頻率計的設計
    7.3  數字鍾的設計

    7.4  DDS信號源的設計
    7.5  基於Dsp Builder使用IP Core的FIR濾波器的設計
    7.6  基於NIOSⅡ的SD卡音樂播放器的實現
  第8章  實戰實例
    8.1  交通燈
    8.2  函數信號發生器
    8.3  計程車計費器
    8.4  4位頻率計
    8.5  萬年曆
附錄
  附錄A  DE2基本資料
  附錄B  基於MAXⅡEPM240晶元的WZ型最小系統實驗板基本資料
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032