幫助中心 | 我的帳號 | 關於我們

數字電子技術基礎(MOOC課程配套教材)

  • 作者:編者:陳新龍
  • 出版社:清華大學
  • ISBN:9787302506270
  • 出版日期:2018/09/01
  • 裝幀:平裝
  • 頁數:364
人民幣:RMB 59 元      售價:
放入購物車
加入收藏夾

內容大鋼
    陳新龍主編的《數字電子技術基礎(MOOC課程配套教材)》以主編已出版的4套電工電子技術*規劃教材為基礎,從黑白帽子邏輯問題引出邏輯運算基礎知識;從分立元器件、TTL集成邏輯門、CMOS集成邏輯門、硬體描述語言4個方面介紹了常用邏輯運算的電路實現;講解了組合邏輯電路、時序邏輯電路的分析設計方法,典型電路構成特點及集成晶元的邏輯功能與應用;闡述了脈衝電路及存儲器、A/D轉換器、D/A轉換器等大規模集成電路的特點;最後介紹了利用VerilogHDL描述數字邏輯電路的方法。
    本書為「卡通說解數字電子技術」MOOC配套教材,各知識點均配有講解視頻,可微信掃碼書中二維碼在線觀看視頻。「卡通說解數字電子技術」MOOC基於虛擬教室以一張PPT闡述清楚一個知識點的思路建設了113個教學視頻,利用圖片映射題、基於圖形的文字填空題等形式建設在線習題近300道。在線習題支持智能輔導、自動批閱,有利於更牢固地掌握各知識點,非常適合以翻轉課堂教學形式開展教學活動,可作為電氣類、電子信息類等大類專業的「數字電子技術」「數字電路」及類似課程的教材。

作者介紹
編者:陳新龍

目錄
第1章  緒論
  1.1  概述
    1.1.1  數字量與邏輯量
    1.1.2  數字信號與數字電子技術
    1.1.3  學習「數字電子技術」的方法
  1.2  數制與碼制
    1.2.1  常見數制
    1.2.2  數制間的轉換
    1.2.3  碼制
  1.3  固定位數二進位數的算術運算
    1.3.1  二進位數的算術運算
    1.3.2  固定位數二進位數的表示方法及其運算
    1.3.3  固定位數二進位數用加法實現減法的原理及方法
  習題
第2章  邏輯運算基礎
  2.1  常見邏輯運算
    2.1.13  種基本邏輯運算
    2.1.2  導出邏輯運算
  2.2  邏輯運算中的基本公式與常用公式
    2.2.1  邏輯運算公理
    2.2.2  基本公式
    2.2.3  其他常用公式
  2.3  邏輯函數基礎
    2.3.1  什麼是邏輯函數
    2.3.2  邏輯抽象
    2.3.3  邏輯函數運算的3個規則
    2.3.4  邏輯函數的兩種標準形式
  2.4  邏輯函數的表達式簡化與變換
    2.4.1  邏輯函數的最簡表達式
    2.4.2  邏輯函數表達式的公式法化簡
    *2.4.3  複雜邏輯函數化簡方法探索
    2.4.4  邏輯函數的表達式變換
  2.5  邏輯函數的卡諾圖化簡法
    2.5.1  邏輯函數的卡諾圖表示法
    2.5.2  利用卡諾圖合併最小項的規則
    2.5.3  利用卡諾圖化簡邏輯函數
    2.5.4  利用無關項化簡邏輯函數
  習題
第3章  邏輯運算的電路實現
  3.1  利用晶體管構成基本邏輯運算電路
    3.1.1  二極體的開關特性及其門電路構成特點
    3.1.2  三極體的開關特性及其非門電路
  3.2  TTL集成邏輯門電路
    3.2.1  TTL與非門電路的組成特點
    3.2.2  TTL與非門電路的輸入輸出特性
    3.2.3  其他邏輯功能的TTL門電路
    3.2.4  其他輸出結構的TTL與非門
    3.2.5  TTL數字集成電路的各種系列
    *3.2.6  ECL集成電路簡介
  3.3  利用MOS管構成邏輯門電路

    3.3.1  MOS管的開關特性
    3.3.2  常用CMOS門電路構成特點
    3.3.3  用CMOS傳輸門和反相器構成邏輯電路
  3.4  CMOS集成邏輯門電路
    3.4.1  集成CMOS反相器的電路特點
    3.4.2  CMOS集成電路的正確使用
    3.4.3  CMOS集成電路與TTL電路的混合使用
    3.4.4  CMOS數字集成電路的各種系列
  3.5  利用硬體描述語言描述常用邏輯運算
    3.5.1  硬體描述語言簡介
    3.5.2  Verilog HDL語言的基本結構
    3.5.3  利用Verilog HDL描述常用邏輯運算
  習題
第4章  組合邏輯電路
  4.1  概述
  4.2  組合邏輯電路的分析和設計
    4.2.1  組合邏輯電路的分析
    *4.2.2  利用Quartus Ⅱ分析組合邏輯電路
    4.2.3  用小規模器件實現組合邏輯電路(SSI設計)
  4.3  常見組合邏輯電路的邏輯特點及其應用
    4.3.1  編碼器
    4.3.2  解碼器
    4.3.3  加法器
    4.3.4  數據選擇器
    4.3.5  數值比較器
  4.4  利用中規模器件實現組合邏輯電路(MSI設計)
    4.4.1  用解碼器實現組合邏輯電路
    4.4.2  用數據選擇器實現組合邏輯電路
  4.5  組合邏輯電路中的競爭?冒險現象
    4.5.1  競爭?冒險的含義
    4.5.2  檢查競爭?冒險現象的方法
    4.5.3  消除競爭?冒險現象的方法
  習題
第5章  觸發器
  5.1  什麼是觸發器
  5.2  基本RS觸發器的邏輯功能描述
  5.3  常見觸發器的邏輯功能
  5.4  觸發器的動作特點
    5.4.1  動作特點的引入
    5.4.2  同步結構觸發器的動作特點
    5.4.3  主從結構觸發器的動作特點
    5.4.4  邊沿觸發器的動作特點
    5.4.5  觸發器的動作特點總結
    *5.4.6  維持阻塞結構觸發器的動態特性
  習題
第6章  時序邏輯電路
  6.1  概述
    6.1.1  什麼是時序邏輯電路
    6.1.2  時序邏輯電路的常見描述方法
    6.1.3  時序邏輯電路的種類

  6.2  時序邏輯電路的分析
    6.2.1  同步時序電路的分析方法
    *6.2.2  非同步時序電路的分析方法
  6.3  寄存器
    6.3.1  寄存器
    6.3.2  移位寄存器的電路特點及邏輯功能
    6.3.3  集成移位寄存器的邏輯功能
    6.3.4  移位寄存器的應用
  6.4  計數器
    6.4.1  計數器的含義及種類
    6.4.2  同步計數器的電路構成特點
    6.4.3  常用中規模集成同步計數器
    6.4.4  非同步計數器的電路構成特點
    6.4.5  集成非同步計數器
    6.4.6  利用集成同步計數器實現N進位計數器
    6.4.7  利用計數器的級聯獲得大容量N進位計數器
    6.4.8  移位寄存器型計數器
  6.5  時序邏輯電路的設計
    *6.5.1  用小規模集成電路設計同步時序邏輯電路
    6.5.2  用中規模時序電路晶元實現實際邏輯問題的方法
  習題
第7章  半導體存儲器
  7.1  概述
    7.1.1  存儲器的電路結構及主要參數
    7.1.2  存儲器的種類
  7.2  隨機存取存儲器
    7.2.1  SRAM存儲原理
    7.2.2  DRAM電路特點
    7.2.3  RAM晶元實例
  7.3  只讀存儲器
    7.3.1  固定ROM
    7.3.2  ROM的寫入
    7.3.3  ROM集成晶元實例
  7.4  存儲器的擴展
  7.5  用ROM實現組合邏輯電路
  習題
第8章  模/數轉換器與數/模轉換器
  8.1  概述
  8.2  數/模轉換器
    8.2.1  數/模轉換器的基本原理
    8.2.2  權電阻網路數/模轉換器
    8.2.3  倒T形電阻網路數/模轉換器
    8.2.4  其他常用數/模轉換器
    8.2.5  數/模轉換器晶元實例及其典型電路
  8.3  模/數轉換器
    8.3.1  模/數轉換器的基本原理
    8.3.2  逐次逼近型模/數轉換器
    8.3.3  其他常用模/數轉換器
    8.3.4  模/數轉換器的實例
    8.3.5  模/數轉換器的轉換精度與轉換速度

  習題
第9章  脈衝單元電路
  9.1  概述
  9.2  施密特觸發器
    9.2.1  什麼是施密特觸發器
    9.2.2  用門電路組成的施密特觸發器
    9.2.3  集成施密特觸發器
    9.2.4  施密特觸發器的應用
  9.3  單穩態觸發器
    9.3.1  用門電路組成的單穩態觸發器
    9.3.2  集成單穩態觸發器
  9.4  多諧振蕩器
    9.4.1  用門電路構成多諧振蕩器
    9.4.2  用施密特觸發器構成多諧振蕩器
    9.4.3  石英晶體多諧振蕩器
  9.55  55定時器
    9.5.15  55定時器的邏輯功能
    9.5.2  將555定時器接成施密特觸發器
    9.5.3  將555定時器接成單穩態觸發器
    9.5.4  將555定時器接成多諧振蕩器
    9.5.5  應用實例
  習題
第10章  利用硬體描述語言描述數字邏輯電路
  10.1  可編程邏輯器件
    10.1.1  什麼是可編程邏輯器件
    10.1.2  早期的PLD器件
  10.2  利用Verilog HDL描述組合邏輯電路
    10.2.1  利用Verilog HDL的行為描述方法描述組合邏輯電路
    10.2.2  利用Verilog HDL的門級結構描述方法描述組合邏輯電路
  10.3  利用Verilog HDL描述時序邏輯電路
    10.3.1  利用Verilog HDL描述觸發器
    10.3.2  利用Verilog HDL描述時序邏輯電路
  習題
附錄A  本書中使用的電路符號
附錄B  本書中介紹的晶元
附錄C  Quartus Ⅱ中例3.5.1  的模擬實現方法
附錄D  本書模擬包的使用說明
附錄E  利用本書資源實施翻轉課堂教學的建議方法
附錄F  部分習題答案
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032